Modul II
Laporan Akhir 2
2. Alat dan Bahan
[Kembali]
3. Rangkaian Simulasi
[Kembali]
Pada Modul 2 percobaan 2 ini menggunakan IC 74LS112 yang merupakan jenis dari IC J-K Flip Flop. Dimana, kaki R (reset) dihubungkan ke B0 dengan inputan berupa 1, kaki S (set ) dihubungkan ke B1 dengan inputannya adalah 0 , kaki J dan K sama sama dihubungkan ke VCC, kemudian untuk kaki clk dihubungkan ke B2 dengan inputan 1. Untuk output sendiri yaitu untuk Q dihubungkan ke H7 dan untuk H6 dihubungkan ke 0. Saat dijalankan maka untuk ouput yang dihasilkan adalah Q bernilai 1 dan Q' bernilai 0. Hal ini disebabkan karena clk bersifat aktif low, dimana ia akan aktif saat berlogika 0. Karena pada kaki S (set), input yang diberikan adalah 0, maka akan mampu mengaktifkan rangkaian yang bekerja pada kondisi aktif low, sehingga output yang dihasilkan berlogika 1. Pada data jurnal kami yaitu B0=0, B1=1 dan B2=don't care, maka untuk output yang dihasilkan adalah Q=0 dan Q'=1. Ini disebabkan karena clocknya bersifat aktif low, sehingga dia akan aktif ketika diberi inputan berupa 0. Karena pada percobaan ini, tepatnya pada kaki R (reset) diberi logika 0, maka untuk rangkaiannya menjadi bersifat asinkronous reset sehingga outputnya menjadi berlogika 0 dan 1.
6. Analisa [Kembali]
Percobaan 2
1. Apa yang terjadi jika B1 diganti CLK pada kondisi 2
Jawab:
Ketika B1 diganti dengan CLK untuk kondisi , maka yang diganti adalah S(set). Berdasasrkan percobaan didapatkan output Q= 1 dan Q'=0, dimana CLK ini akan menginputkan1 dan 0 secara berubah-ubah, dengan begitu ketika CLK=1 dan B0=1, maka pada percobaan, T dapat mempengaruhi output sesaat ketika inputnya dari 1 ke 0
2. Bandingkan hasil percobaan dengan teori
Jawab:
Berdasarkan percobaan yang telah dilakukan, didapatkan hasil antara percobaan dengan teori itu sama tidak terdapat perbedaan atau kesalahan pada percobaan
3. Apa fungsi masing-masing kaki Flip-Flop yang digunakan
Jawab:
- S = Digunakan untuk masukkan yang ditandai dengan B1, ini dinamakan set
- R = Untuk input yang ditandai dengan B0, ini dinamakan sebagai reset
- J = Digunakan untuk membuat T Flip flop, dimana J dan K digabungkan menjadi satu, dan dihubungkan ke VCC.
- K = Digunakan untuk membuat T Flip-flop, dimana J dan K digabungkan menjadi satu dan dihubungkan ke VCC. Hal ini dikarenakan T Flip flop merupakan pengembangan dari J-K Flip-flop
- CLK = Digunakan untuk clock atau sakalar yang nantinya inputnya akan digerakkan atau diubah ubah, karena flip-flop yang digunakan adalah flip-flop active LOW. maka perpindahan data dapat terjadi jika clock berubah nilai dari 1 ke 0.
- Q = Output ditandai dengan H7 (S)
- Q' = Output ditandai dengan H6 (R)
Download html Klik disini
Download File Rangkaian Klik disini
Download Datasheet ic 74LS112A Klik disini
Download Video Simulasi Klik disini
Tidak ada komentar:
Posting Komentar