Modul III
Laporan Akhir 1



1. Jurnal
[Kembali]






2. Alat dan Bahan [Kembali]

 Panel DL 2203C.

Panel DL 2203D.

Panel DL 2203S.

   Jumper. 

                    IC 74LS90









 

                IC 7493


3. Rangkaian Simulasi
[Kembali]




4. Prinsip Kerja Rangkaian [Kembali]

Untuk percobaan pertama yaitu menggunakan ic 74ls90, dan ic 7493, dimana untuk rangkaian pertama yaitu clock a dan b di paralelkan dan di beri inputan clock, untuk hasil output yang diberikan yaitu untuk ic 74ls90 menghasilkan bilangan biner dengan maksimal 9, dan untuk ic 7493 menghasilkan bilnagan biner dengan maksimal F, atau 15. Dimana hasil output nya tidak berurutan.

    Untuk percobaan kedua yaitu untuk clock b dihubungkan ke Q0 untuk ic 74ls90, dan clock b dihubungkan ke QA untuk ic 7493, dimana hasil output yang dikeluarkan berurutan.


5. Video Rangkaian [Kembali]



6. Analisa [Kembali]

1. Analisa output percobaan berdasarkan ic yang digunakan

    Jawab:

    Terdapat 2 buah ic yang dipakai yaitu ic 74ls90 dan ic 7493, dimana hasil output yang telah dilakukan dapat dilihat bahwa untuk ic 74ls90 hasil output yang terlihat di seven segment bahwa hasilnya dalam rentang 0-15 sehingga dikategorikan menghitung counter up dan untuk ic 7493 hasil output yang terlihat di seven segment yaitu 0-9, bahwa ic 7493 menghitung counter up

 

2. Analisa hasil kondisi 3 pada percobaan 2a dengan kondisi 3 pada percobaan 2b

    Jawab:

    Pada rangkaian 2a dan 2b pada kondisi 3 yaitu berbeda, dimana untuk kondisi 3 pada rangkaian 2a hasil praktikum yang didapatkan yaitu counter Asyncronous dimana perhitungannya tidak berurutan, dikarenakan pada rangkaian 2a pada input CKB diparalelkan dengan CKA.

    Pada rangkaian 2b kondisi 3 hasil praktikum yang didapatkan yaitu counter syncronous dimana hasil perhitungannya secara berurutan, dikarenakan CKB dihubungkan ke output Q0/QA.

 

3. Apa pengaruh clock A dan clock B pada ic yang digunakan

    Jawab:

    Pengaruhnya yaitu pada output biner yang dihasilkan, untuk CLKA mempengaruhi output QA, dan CLKB mempengaruhi output QB,QC,QD.

    Pada rangkaian 2a clock a dan b nya dipasang secara langsung, jadi clk a dan b nilainya sama, sehingga outputnya tidak berurutan

    Pada rangkaian 2b, hanya yang menerima input langsung dari clock,sehingga input dari output Q0 dan QA pada masing masing ic, menyebabkan clk a dan v nilainya outputnya berurutan



7. Link Download [Kembali]
Download html klik disini
download file rangkaian klik disini
Download video kik disini
Download Datasheet 74LS90 klik disini
Download Datasheet 7493 klik disini

Tidak ada komentar:

Posting Komentar